## 数字逻辑 与 部件设计

## 4. 组合逻辑电路分析、设计

复用器、分配器; 译码器、编码器;

比较器;移位器;校验器;7段显示器; 加法器、减法器、乘法器、ALU

常用标准元件

组合逻辑分析

组合逻辑设计

重要的方法论

门电路、逻辑图、真值表、波形图

硬件基础知识

逻辑代数

卡诺图

重要理论基础









## 数字逻辑电路

- 在数字电路中, **电路**是一个可以处理离散值变量的网络。
- 一个电路可看作一个黑盒子。







- 组合逻辑电路:输出仅仅取决于输入值。无记忆、无反馈
- 时序逻辑电路:输出取决与当前输入值、之前的输入值。有记忆、有反馈







## 哪些是组合电路?

#### 判断条件:

- 每个电路元件本身都是组合电路
- 每个电路节点或者是一个电路的输入、 或者是连接到外部电路的一个输出端。
- 电路不包含回路。







## 分析、设计





### 逻辑功能

- 如果下雨,则不野餐
- 如果草地上有蚂蚁, 也不去野餐。
- 否则, 去野餐。





# 

## 组合逻辑分析

根据已知逻辑电路图,找出组合逻辑电路的输入与输出的关系,确定在什么样的输入取值组合下,对应的输出为1.



## ①逐级电平推导法

方法: 先假设输出逻辑为1或0, 然后逐级向前推导, 直到确定输入的逻辑值。

【例1】分析下图的逻辑电路





【解】 由F = 1, 知  $x_1 = 0$  或  $x_2 = 0$ 

由 $x_1 = 0$ ,知 A = 1且 B = 1

由 $x_2=0$ ,知 $\bar{A}=1$ 且 $\bar{B}=1$ 

由此可知:  $\mathbf{a}A$ 、 $\mathbf{a}B$  **都为1或0时,输出** $\mathbf{a}B$   $\mathbf{a}B$ 

故,这是判断A、B是否相等的逻辑电路。

可以进一步改进: 只用一个同或门。

## ② 写出布尔表达式法

【例2】分析下图的逻辑电路



$$A \\ B \\ C \\ D$$

【解】 因用逐级电平推导法不方便, 故用布尔表达式法

$$F = (\overline{A} \cdot \overline{B} \cdot \overline{C}) \cdot C + \overline{A} \cdot \overline{B} \cdot \overline{C} + D$$

$$= (A + B + C) \cdot C + (A + B + C) + D$$

$$= AC + BC + CC + A + B + C + D$$

$$= A + B + C + D$$

## ② 数字波形图分析法

【例3】根据电路图画出输出F的波形图。





## ③ 真值表分析法

#### 【例4】分析下图电路的逻辑功能



$$F = \overline{(A \oplus B)(B \oplus C)} \cdot (\overline{A} + \overline{B} + \overline{A} + \overline{C})$$

$$= (A \oplus B)(B \oplus C) + (\bar{A} + \bar{B})(A + C)$$

$$= A\bar{B} + \bar{A}B + \bar{B}C + \bar{A}C$$

$$= A\overline{B} + \overline{A}B + \overline{B}C + \overline{A}C(B + \overline{B})$$

| A | В | <b>C</b> | F |
|---|---|----------|---|
| 0 | 0 | 0        | 0 |
| 0 | 0 | 1        | 1 |
| 0 | 1 | 0        | 1 |
| 0 | 1 | 1        | 1 |
| 1 | 0 | 0        | 1 |
| 1 | 0 | 1        | 1 |
| 1 | 1 | 0        | 0 |
| 1 | 1 | 1        | 0 |

## 分析步骤

1. 确认是组合电路, 而非时序电路。

组合电路只有逻辑门,没有反馈,也没有存储单元。

- 2. 确定输出逻辑函数/真值表。
  - 1 由电路图,从输入到输出,写出各级逻辑表达式。
  - ② 化简/变换逻辑表达式。
  - ③ 列出真值表。
  - 4 分析电路功能,并改进。

## 【例5】分析电路



④ 三位全加器

① 没有存储单元,没有反馈路径

二 组合逻辑

$$(2) \quad F_2 = AB + AC + BC$$

$$F_1 = \bar{A}B\bar{C} + \bar{A}\bar{B}C + A\bar{B}\bar{C} + ABC$$

| A | В | С | F <sub>2</sub> | $\boldsymbol{F_1}$ |
|---|---|---|----------------|--------------------|
| 0 | 0 | 0 | 0              | 0                  |
| 0 | 0 | 1 | 0              | 1                  |
| 0 | 1 | 0 | 0              | 1                  |
| 0 | 1 | 1 | 1              | 0                  |
| 1 | 0 | 0 | 0              | 1                  |
| 1 | 0 | 1 | 1              | 0                  |
| 1 | 1 | 0 | 1              | 0                  |
| 1 | 1 | 1 | 1              | 1                  |

## 【练习1】分析电路



$$F = A \oplus B + A \oplus C$$

三变量非一致电路

| A | В | <b>C</b> | F |
|---|---|----------|---|
| 0 | 0 | 0        | 0 |
| 0 | 0 | 1        | 1 |
| 0 | 1 | 0        | 1 |
| 0 | 1 | 1        | 1 |
| 1 | 0 | 0        | 1 |
| 1 | 0 | 1        | 1 |
| 1 | 1 | 0        | 1 |
| 1 | 1 | 1        | 0 |

## 练习2: 根据电路图判断功能



$$Y_2 = \overline{\overline{DBA} \cdot \overline{DC}} = DBA + DC$$

$$Y_1 = \overline{\overline{D}CB} \cdot \overline{D\overline{C}\overline{B}} \cdot \overline{D\overline{C}\overline{A}}$$

$$= \overline{D}CB + D\overline{C}\overline{B} + D\overline{C}\overline{A}$$

$$Y_0 = \overline{\overline{D}}\overline{\overline{C}} \cdot \overline{\overline{D}}\overline{\overline{B}} = \overline{D}\overline{C} + \overline{D}\overline{B}$$

## 练习2: 根据电路图判断功能 (答案)

【注】如果输入顺序为ABCD,则看不出规律了。

| D | <b>C</b> | В | $\boldsymbol{A}$ | $Y_2$ | $Y_1$ | $Y_{0}$ |
|---|----------|---|------------------|-------|-------|---------|
| 0 | 0        | 0 | 0                | 0     | 0     | 1       |
| 0 | 0        | 0 | 1                | 0     | 0     | 1       |
| 0 | 0        | 1 | 0                | 0     | 0     | 1       |
| 0 | 0        | 1 | 1                | 0     | 0     | 1       |
| 0 | 1        | 0 | 0                | 0     | 0     | 1       |
| 0 | 1        | 0 | 1                | 0     | 0     | 1       |
| 0 | 1        | 1 | 0                | 0     | 1     | 0       |
| 0 | 1        | 1 | 1                | 0     | 1     | 0       |
| 1 | 0        | 0 | 0                | 0     | 1     | 0       |
| 1 | 0        | 0 | 1                | 0     | 1     | 0       |
| 1 | 0        | 1 | 0                | 0     | 1     | 0       |
| 1 | 0        | 1 | 1                | 1     | 0     | 0       |
| 1 | 1        | 0 | 0                | 1     | 0     | 0       |
| 1 | 1        | 0 | 1                | 1     | 0     | 0       |
| 1 | 1        | 1 | 0                | 1     | 0     | 0       |
| 1 | 1        | 1 | 1                | 1     | 0     | 0       |

判断4位二进制数 数值的范围 (0-5, 6-10, 11-15)



# 组合逻辑设计

#### 组合逻辑设计是组合逻辑分析的逆过程



## 设计步骤

设计: 由问题的说明 => 逻辑电路图 或 一组布尔函数。

- ① 根据电路说明,决定需要的**输入、输出数目**, 并给每个输入/输出分配一个符号。
- ② 列出定义输入和输出之间关系的真值表。
- ③ 求输出函数的最简表达式。
- 4) 画出**逻辑电路图**,并**验证**设计的正确性。

#### 附加约束条件:

- ① 门的个数
- ② 一个门的输入数目

- ③ 信号通过门的传输时延
- ④ 连线的数目
- ⑤ 每个门的驱动能力……

## 【例6】设计一个多数表决电路,以判断A、B、C三人中是否多数赞成

【解】A、B、C三人中至少2人赞同即为多数

| $m_i$ | A | В | <b>C</b> | F |
|-------|---|---|----------|---|
| 0     | 0 | 0 | 0        | 0 |
| 1     | 0 | 0 | 1        | 0 |
| 2     | 0 | 1 | 0        | 0 |
| 3     | 0 | 1 | 1        | 1 |
| 4     | 1 | 0 | 0        | 0 |
| 5     | 1 | 0 | 1        | 1 |
| 6     | 1 | 1 | 0        | 1 |
| 7     | 1 | 1 | 1        | 1 |



$$F = \Sigma m(3, 5, 6, 7)$$

$$= \bar{A}BC + A\bar{B}C + AB\bar{C} + ABC$$

$$= BC + A\bar{B}C + AB\bar{C}$$

#### 【例7】已知 $X = x_1x_2$ 、 $Y = y_1y_2$ 是两个正整数,写出X > Y的逻辑表达式

【解】 X、Y 均由2位数组成,有16种组合。 若先比较高位数、再比较低位数,可**简化真值表**。

| $x_1$ | $x_2$ | <b>y</b> <sub>1</sub> | $y_2$ | F |
|-------|-------|-----------------------|-------|---|
| 1     | 1     | 1                     | 0     | 1 |
| 1     | d     | 0                     | d     | 1 |
| 0     | 1     | 0                     | 0     | 1 |



$$F = x_1 x_2 y_1 \overline{y}_2 + x_1 \overline{y}_1 + \overline{x}_1 x_2 \overline{y}_1 \overline{y}_2$$

## 【例8】试写出允许发出滑跑信号的逻辑表达式。

某民航客机的安全起飞装置在同时满足下列条件时,发出允许滑跑信号:

- ① 发动机开关S接通;
- ② 飞行员A入座, 且座位保险带B已扣上;
- ③ 乘客 $M_i$ 入座,且座位保险带 $N_i$ 已扣上,或座位上无乘客。

#### 【解】 • 发动机启动信号S=1时发动机接通

- 飞行员入座信号A = 1时飞行员入座
- 飞行员座位保险带已扣上信号B=1时为扣上
- 乘客座位状态信号 $M_i = 1$ 为有乘客,i=1,2,3,...,n
- 乘客座位保险带扣上信号 $N_i = 1$ 为扣上。

$$F = S \cdot A \cdot B \cdot (M_1 N_1 + \overline{M}_1) \cdot (M_2 N_2 + \overline{M}_2) \cdots (M_n N_n + \overline{M}_n)$$
  
=  $S \cdot A \cdot B \cdot (N_1 + \overline{M}_1) \cdot (N_2 + \overline{M}_2) \cdots (N_n + \overline{M}_n)$ 



【例9】一架飞机的监视部件,其逻辑电路要求飞机着陆之前指示三个起落架所处的状态:

某个起落架放下时,传感器产生一个低电平;

某个起落架回收时,传感器产生一个高电平。

当驾驶员按下"起落架放下"开关准备着陆时,如果三个起落架同时放下,则绿色指示灯闪亮,飞机可以降落; 如果三个起落架中任何一个未放下,则红色指示灯闪亮,警告驾驶员不能降落。

设起落传感器分别为:  $A \setminus B \setminus C$ 【解】

起落架放下:各传感器=0

起落架收回:各传感器=1

绿灯亮: 三个起落架同时放下。

$$F_1 = \overline{A} \cdot \overline{B} \cdot \overline{C}$$

红灯亮: 三个起落架中有一个收回。  $F_2 = \overline{A + B + C}$ 

$$F_2 = \overline{A + B + C}$$



【注】例7~9逻辑表达式是通过对设计需求的分析直接列出的(不通过真值表,也不通过简化真值表)

### 【例10】用与非门设计一个判别电路,

#### 判别8421BCD码十进制的值≥ 5

#### 利用任意项简化逻辑

#### 【解】

|   | A | B | <b>C</b> | D | F |
|---|---|---|----------|---|---|
| 0 | 0 | 0 | 0        | 0 | 0 |
| 1 | 0 | 0 | 0        | 1 | 0 |
| 2 | 0 | 0 | 1        | 0 | 0 |
| 3 | 0 | 0 | 1        | 1 | 0 |
| 4 | 0 | 1 | 0        | 0 | 0 |
| 5 | 0 | 1 | 0        | 1 | 1 |
| 6 | 0 | 1 | 1        | 0 | 1 |
| 7 | 0 | 1 | 1        | 1 | 1 |
| 8 | 1 | 0 | 0        | 0 | 1 |
| 9 | 1 | 0 | 0        | 1 | 1 |
| , | 1 | 0 | 1        | 0 | d |
|   |   |   |          |   |   |
|   | 1 | 1 | 1        | 1 | d |

$$F = \Sigma m(5,6,7,8,9) + \Sigma d(10,11,12,13,14,15)$$

$$F = BD + BC + A = \overline{BD + BC + A} = \overline{BD \cdot \overline{BC} \cdot \overline{A}}$$





## 【例11】码变换

使两个使用不同二进制代码系统协调工作的电路。

|   |   | Inpu | t BCD |   | Out | out Ex | cess-3 | <b>S</b> Code |                          |
|---|---|------|-------|---|-----|--------|--------|---------------|--------------------------|
| _ | A | В    | C     | D | W   | X      | y      | Z             | •                        |
| 0 | 0 | 0    | 0     | 0 | 0   | 0      | 1      | 1             |                          |
| 1 | 0 | 0    | 0     | 1 | 0   | 1      | 0      | 0             |                          |
| 2 | 0 | 0    | 1     | 0 | 0   | 1      | 0      | 1             |                          |
| 3 | 0 | 0    | 1     | 1 | 0   | 1      | 1      | 0             | 输出: 目标码                  |
| 4 | 0 | 1    | 0     | 0 | 0   | 1      | 1      | 1             | 1133 — 1 1 1 1 1 1 2 1 2 |
| 5 | 0 | 1    | 0     | 1 | 1   | 0      | 0      | 0             |                          |
| 6 | 0 | 1    | 1     | 0 | 1   | 0      | 0      | 1             |                          |
| 7 | 0 | 1    | 1     | 1 | 1   | 0      | 1      | 0             |                          |
| 8 | 1 | 0    | 0     | 0 | 1   | 0      | 1      | 1             |                          |
| 9 | 1 | 0    | 0     | 1 | 1   | 1      | 0      | 0             |                          |

输入:原码

## 【例11】码变换 化简



$$w = A + BC + BD$$



$$y = CD + \overline{C}\overline{D}$$



$$x = \overline{B}C + \overline{B}D + B\overline{C}\overline{D}$$



$$z = \overline{D}$$

## 【例11】码变换 电路图



## 练习3: 用4位二进制加法器实现BCD码 转换为 余3码

| 輸出: | 余3码 |
|-----|-----|
|     | 输出: |

| D | С | В | Α | Y3 | Y2 | Y1 | Y0 |
|---|---|---|---|----|----|----|----|
| 0 | 0 | 0 | 0 | 0  | 0  | 1  | 1  |
| 0 | 0 | 0 | 1 | 0  | 1  | 0  | 0  |
| 0 | 0 | 1 | 0 | 0  | 1  | 0  | 1  |
| 0 | 0 | 1 | 1 | 0  | 1  | 1  | 0  |
| 0 | 1 | 0 | 0 | 0  | 1  | 1  | 1  |
| 0 | 1 | 0 | 1 | 1  | 0  | 0  | 0  |
| 0 | 1 | 1 | 0 | 1  | 0  | 0  | 1  |
| 0 | 1 | 1 | 1 | 1  | 0  | 1  | 0  |
| 1 | 0 | 0 | 0 | 1  | 0  | 1  | 1  |
| 1 | 0 | 0 | 1 | 1  | 1  | 0  | 0  |





四位二进制超前进位全加器

## 练习4: 四位二进制8421码 转 格雷码

| $B_3$ | $B_2$ | $B_1$ | $\mathbf{B}_0$ | $G_3$ | $G_2$ | $G_\mathtt{1}$ | $G_0$ |
|-------|-------|-------|----------------|-------|-------|----------------|-------|
| 0     | 0     | 0     | 0              | 0     | 0     | 0              | 0     |
| 0     | 0     | 0     | 1              | 0     | 0     | 0              | 1     |
| 0     | 0     | 1     | 0              | 0     | 0     | 1              | 1     |
| 0     | 0     | 1     | 1              | 0     | 0     | 1              | 0     |
| 0     | 1     | 0     | 0              | 0     | 1     | 1              | 0     |
| 0     | 1     | 0     | 1              | 0     | 1     | 1              | 1     |
| 0     | 1     | 1     | 0              | 0     | 1     | 0              | 1     |
| 0     | 1     | 1     | 1              | 0     | 1     | 0              | 0     |
| 1     | 0     | 0     | 0              | 1     | 1     | 0              | 0     |
| 1     | 0     | 0     | 1              | 1     | 1     | 0              | 1     |
| 1     | 0     | 1     | 0              | 1     | 1     | 1              | 1     |
| 1     | 0     | 1     | 1              | 1     | 1     | 1              | 0     |
| 1     | 1     | 0     | 0              | 1     | 0     | 1              | 0     |
| 1     | 1     | 0     | 1              | 1     | 0     | 1              | 1     |
| 1     | 1     | 1     | 0              | 1     | 0     | 0              | 1     |
| 1     | 1     | 1     | 1              | 1     | 0     | 0              | 0     |

$$G_3 = B_3$$

$$G_2 = B_3 \oplus B_2$$

$$G_1 = B_2 \oplus B_1$$

$$G_0 = B_1 \oplus B_0$$



## 练习5: 设计一个监视交通信号灯工作状态的逻辑电路



















每一组信号均由红、黄、绿三盏灯组成。

正常情况下,任何时刻必有一盏且只有一盏灯点亮;

5种故障状态时,要求发出故障信号,以提醒维修人员去修理。

## 练习5: 设计一个监视交通信号灯工作状态的逻辑电路

R, Y, G灯亮为1, 不亮为 0 正常时 Z=0, 故障时Z=1

| Z | G | Υ | R |
|---|---|---|---|
| 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 1 | 1 | 1 | 0 |
| 0 | 0 | 0 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 1 | 1 |

正常状态

















$$Z = \overline{R}\overline{Y}\overline{G} + RY + RG + YG$$



## 分层设计 Hierarchical design

为了处理复杂电路,电路被分成多个简单模块(Block),模块之间相互连接构成复杂电路。

#### 【例12】

设计一个4位相等比较器

若采用真值表, 8输入需要256行!



## 【例12】设计一个4位相等比较器



对于位置i, 当 $A_i$ 和 $B_i$ 相等时, MX输出 $N_i$ =0,

否则  $N_i = 1$ 。故  $N_i = \overline{A}_i B_i + A_i \overline{B}_i$ 



当 $N_i$ 全部为0时,E=1  $E=\overline{N_0+N_1+N_2+N_3}$ 



ME: 合并4个比较的电路

## 【例13】闰年(1582~9999)计算器

- 1) 非整百年:能被4整除的为闰年。(如2004年就是闰年,2001年不是闰年)
- 2) 整百年:能被400整除的是闰年。(如2000年是闰年,1900年不是闰年)



## 【例13】闰年(1582~9999)计算器



**被4整除**: 若十位( $YT_1$ =0)为偶数,个位=**0**或**4**或**8**,如,**2**0、**2**4、**2**8、**4**0···· 若十位( $YT_1$ =1)为奇数,个位=**2**或**6**,如,**1**2、**1**6、**3**2、**3**6···

 $D_{4} = \overline{YT_{1}}(\overline{YO_{8}} \cdot \overline{YO_{4}} \cdot \overline{YO_{2}} \cdot \overline{YO_{1}} + \overline{YO_{8}} \cdot YO_{4} \cdot \overline{YO_{2}} \cdot \overline{YO_{1}} + YO_{8} \cdot \overline{YO_{4}} \cdot \overline{YO_{2}} \cdot \overline{YO_{1}})$   $+ \underline{YT_{1}}(\overline{YO_{8}} \cdot \overline{YO_{4}} \cdot YO_{2} \cdot \overline{YO_{1}} + \overline{YO_{8}} \cdot YO_{4} \cdot YO_{2} \cdot \overline{YO_{1}})$ 

因数字10(A)~15(F)不会出现 利用无关项进一步化简为:

$$D_4 = \overline{YT_1} \cdot \overline{YO_2} \cdot \overline{YO_1} + \underline{YT_1} \cdot \underline{YO_2} \cdot \overline{YO_1}$$

被100整除:后两位十进制数是否为0

$$D_{100} = \overline{YT_8} \cdot \overline{YT_4} \cdot \overline{YT_2} \cdot \overline{YT_1} \cdot \overline{YO_8} \cdot \overline{YO_4} \cdot \overline{YO_2} \cdot \overline{YO_1}$$

被400整除:能被100整除且高2位能被4整除  $D_{400}=D_{100}(\overline{YM_1}\cdot\overline{YH_2}\cdot\overline{YH_1}+YM_1\cdot YH_2\cdot\overline{YH_1})$ \*

综合判断:  $leap = D_4 \cdot \overline{D_{100}} + D_{400}$ 

## 【例13】闰年(1582~9999)计算器



## 【例14】 1位十进制加法器

- 输入: 9 bits
  - A: 4位二进制数 (加数)
  - B: 4位二进制数 (被加数)
  - C<sub>in</sub>: **1**位二进制数 (进位)
- 输出: 5 bits
  - S: 4位二进制数 (和)
  - C<sub>out</sub>: **1**位二进制数 (进位)





#### 采用8421 BCD码表示十进制数



## 【例14】 1位十进制加法器



## 【例14】





| K | Z8 | <b>Z</b> 4 | Z2 | <b>Z1</b> | С   | S8 | <b>S4</b> | <b>S2</b> | S1 | 十进制        |   |
|---|----|------------|----|-----------|-----|----|-----------|-----------|----|------------|---|
| 0 | 0  | 0          | 0  | 0         | 0   | 0  | 0         | 0         | 0  | 0          |   |
| 0 | 0  | 0          | 0  | 1         | 0   | 0  | 0         | 0         | 1  | 1          |   |
| 0 | 0  | 0          | 1  | 0         | 0   | 0  | 0         | 1         | 0  | 2          |   |
| 0 | 0  | 0          | 1  | 1         | . 0 | 0  | 0         | 1         | 1  | 3          |   |
| 0 | 0  | 1          | 0  | 0         | 0   | 0  | 1         | 0         | 0  | 4          |   |
| 0 | 0  | 1          | 0  | 1         | . 0 | 0  | 1         | 0         | 1  | 5          |   |
| 0 | 0  | 1          | 1  | 0         | . 0 | 0  | 1         | 1         | 0  | 6          | 3 |
| 0 | 0  | 1          | 1  | 1         | 0   | 0  | 1         | 1         | 1  | 7          | 3 |
| 0 | 1  | 0          | 0  | 0         | 0   | 1  | 0         | 0         | 0  | 8          |   |
| 0 | 1  | 0          | 0  | 1         | 0   | 1  | 0         | 0         | 1  | 9          |   |
| 0 | 1  | 0          | 1  | 0         | 1   | 0  | 0         | 0         | 0  | 10         |   |
| 0 | 1  | 0          | 1  | 1         | 1   | 0  | 0         | 0         | 1  | 11         |   |
| 0 | 1  | 1          | 0  | 0         | 1   | 0  | 0         | 1         | 0  | 12         |   |
| 0 | 1  | 1          | 0  | 1         | 1   | 0  | 0         | 1         | 1  | 13         |   |
| 0 | 1  | 1          | 1  | 0         | 1   | 0  | 1         | 0         | 0  | 14         |   |
| 0 | 1  | 1          | 1  | 1         | 1   | 0  | 1         | 0         | 1  | 15         |   |
| 1 | 0  | 0          | 0  | 0         | 1   | 0  | 1         | 1         | 0  | <b>1</b> 6 |   |
| 1 | 0  | 0          | 0  | 1         | 1   | 0  | 1         | 1         | 1  | 17         |   |
| 1 | 0  | 0          | 1  | 0         | 1   | 1  | 0         | 0         | 0  | 18         |   |
| 1 | 0  | 0          | 1  | 1         | 1   | 1  | 0         | 0         | 1  | 19         |   |







42 / 56



$$C = K + Z_8 Z_4 + Z_8 Z_2$$

#### 【例14】逻辑图









电路在信号电平变化**瞬间**,可能出现与稳态下逻辑功能不一致、**产生错误**输出

## 竞争、冒险 实例



• 竞争: 当一个逻辑门的两个输入端信号同时(但有时间差异)反向变化。

• 冒险: 由竞争而可能产生输出干扰脉冲的现象。

**临界竞争:** 导致错误输出 **非临界竞争:** 不产生错误输出

## 延迟

- 信号在器件内部通过连线和逻辑单元时,都有一定的延迟。
- "器件延迟": 经过门电路等器件产生的延时;
  - "路径延迟":在门电路等器件间的传输线上产生的延时。
- 此外, 延时还受器件的工艺、工作电压、温度等条件的影响。
- 同时, 信号的高低电平转换也需要一定的过渡时间。

#### 延迟对数字系统是一个有害的因素:

- x 使系统速度下降
- ×引起电路中信号波形变坏
- x 产生竞争冒险

# 传播延迟 $t_{pd}$ 、最小延迟 $t_{cd}$ contamination delay

传播延迟:当输入改变直到一个或多个输出达到它们的最终值所经历的最长时间。

最小延迟:当一个输入发生变化直到任何一个输出开始改变的最短时间。



注意:

 $t_{pd}$ 和 $t_{cd}$ 可能是不同的

#### Critical path 关键路径、最短路径

#### Short path

#### 电路中最长的一条路径

$$t_{pd} = 2t_{pd-\text{AND}} + t_{pd-\text{OR}}$$

#### **Critical Path**



$$t_{cd} = t_{cd}$$
\_AND

#### **Short Path**





Time

48 / 56

## 【例2.15】延迟计算

假设:每个门的传播延迟为100ps,最小延迟为60ps



#### 传播延迟

$$t_{pd} = 300 \ ps$$



#### 最小延迟

$$t_{cd} = 120 \ ps$$

#### 【例2.16】三种复用器的时序

#### 控制关键路径、数据关键路径



| Gate                   | $t_{pd}$ (ps) |
|------------------------|---------------|
| NOT                    | 30            |
| 2-input AND            | 60            |
| 3-input AND            | 80            |
| 4-input OR             | 90            |
| tristate (A to Y)      | 50            |
| tristate (enable to Y) | 35            |
|                        |               |

| C         | tristate (A to 1)                 |
|-----------|-----------------------------------|
| $S_1 S_0$ | tristate (enable to Y)            |
|           | D <sub>0</sub> D <sub>1</sub> Out |
|           |                                   |

$$t_{pd\_sy} = t_{pd\_INV} + t_{pd\_AND2} + t_{pd\_TRI\_sy}$$
  
= 30 ps + 60 ps + 35 ps =**125ps**  
 $t_{pd\_dy} = t_{pd\_TRI\_ay} =$ **50 ps**



50 ps

**50** / 56

 $t_{pd\_s0y} = t_{pd\_TRLSY} + t_{pd\_TRI\_AY} = 85$  ps

35 ps

 $t_{pd\_dy} = 2 t_{pd\_TRI\_AY} = 100 ps$ 

# 毛刺 (glitch)、冒险 (hazard)

**毛刺、冒险**:输入信号的改变导致输出信号的异常改变。

毛刺通常不会导致什么问题,因为输出最终将稳定在正确的值上。

因此大多数电路中都存在毛刺,关键是意识到它的存在,而不是去除它。

$$Y = \overline{A} \cdot \overline{B} + BC$$





## 冒险的判断: 代数法、卡诺图法

代数法

- 检查表达式中是否存在具备竞争条件的变量:某变量X同时有**原变量**和**反变量**。
- ② 若有变量X,消去函数中其他变量,表达式是否会变为:  $X + \overline{X}$  或  $X \cdot \overline{X}$
- 若有,说明可能有冒险!

$$F = \overline{A} \overline{C} + \overline{A}B + AC$$

| 变 量 A   |                        |  |  |
|---------|------------------------|--|--|
| BC = 00 | $F=\overline{A}$       |  |  |
| BC = 01 | F = A                  |  |  |
| BC = 10 | $F = \overline{A}$     |  |  |
| BC = 11 | $F = \overline{A} + A$ |  |  |
|         |                        |  |  |

变量A发生变化时,有冒险

| 变 量 <i>C</i> |                    |  |  |  |
|--------------|--------------------|--|--|--|
| AB = 00      | $F = \overline{C}$ |  |  |  |
| AB = 01      | F = 1              |  |  |  |
| AB = 10      | F = C              |  |  |  |
| AB = 11      | F = C              |  |  |  |
| 变量C发生变化时,无冒险 |                    |  |  |  |

#### 卡诺图法

若卡诺圈之间存在"相切"关系, 则可能有冒险。



# 消除竞争冒险方法1:增加冗余项







## 消除竞争冒险方法2: 在输出端并联电容

利用电容对电压变化的延迟特性,来滤掉宽度极窄的毛刺信号。但,将使得输出波形的边沿加宽,降低了电路的速度。



## 消除竞争冒险方法3: 选通脉冲法

不增加任何器件,利用选通脉冲,从时间上加以控制,使输出避开险象。



#### 小 结

- 组合逻辑电路是由各种门电路组合而成的逻辑电路。
  - 组合电路的输出只与当时的输入状态有关,而与电路过去的输入状态无关。
- 组合逻辑分析: 根据给定的逻辑电路图找出输出函数与输入变量之间的逻辑关系。
  - 写出整个电路的输出函数逻辑表达式;
  - 或进一步列出真值表。
- 组合逻辑设计:根据逻辑功能的要求,得到实现该功能的最优逻辑电路。
   工程上最优的逻辑设计,往往不能用一个或几个简单指标来描述,而要考虑应用的特殊要求。随着大规模集成电路的出现和成本的降低,追求最少门数将不再成为最优设计指标,而转为追求集成块数的减少。